기사 메일전송
  • 기사등록 2020-08-13 12:39:22
  • 수정 2020-08-13 12:40:43
기사수정


▲ (왼쪽)기존 시스템반도체의 평면 설계, (오른쪽)X-Cube를 적용한 시스템반도체의 설계

삼성전자가 최첨단 EUV 시스템반도체에 3차원 적층 기술을 업계최초 적용하며, EUV 적용 선단 공정에서도 TSV 기술을 안정적으로 구현했다.


삼성전자는 7나노 EUV 시스템반도체에 3차원 적층 패키지 기술 ‘X-Cube(eXtended-Cube)’를 적용한 테스트칩 생산에 성공했다고 13일 밝혔다.


이로써 삼성전자는 최첨단 EUV 초미세 전공정뿐 아니라 후공정에서도 첨단 기술 경쟁력을 확보하게 됐으며, 이는 ‘반도체 비전 2030’을 달성하는데 큰 역할을 할 것으로 기대된다.


‘X-Cube’는 전공정을 마친 웨이퍼 상태의 복수의 칩을 위로 얇게 적층해 하나의 반도체로 만드는 기술이다.


시스템반도체는 일반적으로 CPU·GPU·NPU 등의 역할을 하는 로직 부분과 캐시메모리(Cache memory) 역할을 하는 SRAM 부분을 하나의 칩에 평면으로 나란히 배치해 설계한다.


X-cube 기술은 로직과 SRAM(Static Random Access Memory)을 단독으로 설계·생산해 위로 적층하기 때문에 전체 칩 면적을 줄이면서 고용량 메모리 솔루션을 장착할 수 있어 고객의 설계 자유도를 높일 수 있다.


또한 실리콘관통전극(TSV) 기술을 통해 시스템반도체의 데이터 처리속도를 획기적으로 향상 시킬 수 있고, 전력 효율도 높일 수 있다.


이 외에도 위아래 칩의 데이터 통신 채널을 고객 설계에 따라 자유자재로 확장할 수 있고, 신호 전송 경로 또한 최소화할 수 있어 데이터 처리 속도 극대화할 수 있다는 장점이 있다.


이 기술은 슈퍼컴퓨터·인공지능·5G 등 고성능 시스템반도체를 요구하는 분야는 물론 스마트폰과 웨어러블 기기의 경쟁력을 높일 수 있는 핵심 기술로 활용될 것으로 예상된다.


글로벌 팹리스 고객은 삼성전자가 제공하는 X-Cube 설계방법론(Design Methodology)과 설계툴(Design Flow)을 활용해 EUV 기술 기반 5, 7나노 공정 칩 개발을 바로 시작할 수 있다.


특히 이미 검증된 바 있는 삼성전자의 양산 인프라를 이용할 수 있기 때문에 개발 오류를 빠르게 확인하며 칩 개발 기간을 줄일 수 있다.


삼성전자 파운드리사업부 마켓전략팀 강문수 전무는 “EUV 장비가 적용된 첨단 공정에서도 TSV 기술을 안정적으로 구현해냈다”며 “삼성전자는 반도체 성능 한계 극복을 위한 기술을 지속 혁신해 나가겠다”고 밝혔다.


한편 삼성전자는 8월16일부터 18일까지 온라인으로 진행되는 HPC·AI 등의 고성능 반도체 관련 연례 학술 행사인 핫 칩스(Hot Chips) 2020에서 X-Cube의 기술 성과를 공개할 계획이다.

0
기사수정

다른 곳에 퍼가실 때는 아래 고유 링크 주소를 출처로 사용해주세요.

http://www.amenews.kr/news/view.php?idx=42927
기자프로필
프로필이미지
나도 한마디
※ 로그인 후 의견을 등록하시면, 자신의 의견을 관리하실 수 있습니다. 0/1000
마크포지드 9월
프로토텍 11
디지털제조 컨퍼런스 260
로타렉스 260 한글
이엠엘 260
3D컨트롤즈 260
서울항공화물 260
엔플러스솔루션스 2023
엠쓰리파트너스 23
하나에이엠티 직사
린데PLC
스트라타시스 2022 280
생기원 3D프린팅 사각
아이엠쓰리디 2022
23 경진대회 사각
모바일 버전 바로가기